Hier werden die Unterschiede zwischen zwei Versionen angezeigt.
Beide Seiten der vorigen RevisionVorhergehende ÜberarbeitungNächste Überarbeitung | Vorhergehende Überarbeitung | ||
de:parts:68060 [2012/08/27 03:39] – MWanke | de:parts:68060 [2024/09/22 00:26] (aktuell) – Externe Bearbeitung 127.0.0.1 | ||
---|---|---|---|
Zeile 1: | Zeile 1: | ||
- | ====== 68060 ====== | + | ====== 68060 CPU ====== |
- | {{: | + | /* linksbündig hier ein Bild von einem XC */ |
+ | Der Motorola 68060 ist ein 32-Bit-Prozessor von Motorola. Er wurde 1994 als Nachfolger des Motorola 68040 veröffentlicht. Der 68060 ist der leistungsstärkste Prozessor der 680x0-Prozessorfamilie. | ||
- | {{wp> | + | ===== Architektur ===== |
- | + | [{{ : | |
- | + | ||
- | Architektur\\ | + | |
Der Motorola 68060 (meistens einfach nur 060 genannt, sprich null-sechzig) ist kein einfaches Redesign des 68040, sondern wurde komplett neu – basierend auf den Erfahrungen mit dem 68040 – entwickelt. Es wurde eine zweite Einheit für Ganzzahlberechnungen hinzugefügt (Superskalarität) und eine Erweiterung für Ganzzahl-Multiplikationen, | Der Motorola 68060 (meistens einfach nur 060 genannt, sprich null-sechzig) ist kein einfaches Redesign des 68040, sondern wurde komplett neu – basierend auf den Erfahrungen mit dem 68040 – entwickelt. Es wurde eine zweite Einheit für Ganzzahlberechnungen hinzugefügt (Superskalarität) und eine Erweiterung für Ganzzahl-Multiplikationen, | ||
Der 68060 hat eine dem Intel Pentium ähnliche Architektur. Ein Großteil der inneren Logik (Pipelines) arbeitet im Vergleich zum 68040 nicht mit der doppelten, sondern mit der dreifachen Busgeschwindigkeit. Beide Prozessoren besitzen zwei superskalare in-order Pipelines. Jede Pipeline verfügt dabei jeweils über einen Befehlsdekoder. Der Dekoder zerlegt komplexe Maschinenbefehle in einfachere, bevor sie verarbeitet werden. Der eigentliche Unterschied zum Pentium liegt in der nicht superskalar ausgeführten Gleitkommaeinheit (FPU) des 68060. Daher erreicht der 68060 im Gleitkommabereich auch nur etwa ein Drittel der Geschwindigkeit eines Pentiums bei gleichem Takt. Im Gegensatz dazu sind die ganzzahligen Multiplikations- und Bitschiebeoperationen (bit shifting) wesentlich schneller. Der 68060 kann außerdem in der Adressierungs-Einheit einfache Befehle ausführen, er kann Resultate zwei Rechenzyklen von der Adressierungslogik (ALU) zur Verfügung stellen. Für diese Optimierungen wurde eine große Menge an kompiliertem kommerziellem Code analysiert. Darüber hinaus verfügt der 68060 gemäß der Harvard-Architektur über zwei MMUs, eine für Daten- und eine für Instruktionen-Paging. | Der 68060 hat eine dem Intel Pentium ähnliche Architektur. Ein Großteil der inneren Logik (Pipelines) arbeitet im Vergleich zum 68040 nicht mit der doppelten, sondern mit der dreifachen Busgeschwindigkeit. Beide Prozessoren besitzen zwei superskalare in-order Pipelines. Jede Pipeline verfügt dabei jeweils über einen Befehlsdekoder. Der Dekoder zerlegt komplexe Maschinenbefehle in einfachere, bevor sie verarbeitet werden. Der eigentliche Unterschied zum Pentium liegt in der nicht superskalar ausgeführten Gleitkommaeinheit (FPU) des 68060. Daher erreicht der 68060 im Gleitkommabereich auch nur etwa ein Drittel der Geschwindigkeit eines Pentiums bei gleichem Takt. Im Gegensatz dazu sind die ganzzahligen Multiplikations- und Bitschiebeoperationen (bit shifting) wesentlich schneller. Der 68060 kann außerdem in der Adressierungs-Einheit einfache Befehle ausführen, er kann Resultate zwei Rechenzyklen von der Adressierungslogik (ALU) zur Verfügung stellen. Für diese Optimierungen wurde eine große Menge an kompiliertem kommerziellem Code analysiert. Darüber hinaus verfügt der 68060 gemäß der Harvard-Architektur über zwei MMUs, eine für Daten- und eine für Instruktionen-Paging. | ||
+ | [{{: | ||
Der 68060 ist der erste und einzige Vertreter der 68000er-Familie, | Der 68060 ist der erste und einzige Vertreter der 68000er-Familie, | ||
Zeile 16: | Zeile 15: | ||
Die Entwicklung des 68000er Kerns wurde von Motorola für embedded-Zwecke weitergeführt. Der Kern wurde hierfür um zusätzliche Peripherie erweitert. Zusätzlich wurde die Komplexität reduziert, um den Stromverbrauch und die Herstellungskosten zu senken. Aus diesen Änderungen gingen die Motorola Coldfire- und die Motorola Dragonball-Familie hervor, die heute in vielen embedded Geräten (wie Mobiltelefonen und PDAs) eingesetzt wird. | Die Entwicklung des 68000er Kerns wurde von Motorola für embedded-Zwecke weitergeführt. Der Kern wurde hierfür um zusätzliche Peripherie erweitert. Zusätzlich wurde die Komplexität reduziert, um den Stromverbrauch und die Herstellungskosten zu senken. Aus diesen Änderungen gingen die Motorola Coldfire- und die Motorola Dragonball-Familie hervor, die heute in vielen embedded Geräten (wie Mobiltelefonen und PDAs) eingesetzt wird. | ||
+ | [{{ : | ||
+ | ==== Namenswechsel ==== | ||
+ | Freescale Semiconductor ist ein texanischer Halbleiterhersteller, | ||
- | Geschichte\\ | + | |
+ | ===== Geschichte | ||
Die Prozessoren mit geraden Nummern (68000, 68020, 68040, 68060) waren für größere Änderungen an der Architektur vorgesehen. Die ungeraden Nummern (68010, 68030, 68050, 68070) waren dagegen für Architekturoptimierungen. Die 68050 und 68070 Prozessoren waren zwar geplant, wurden aber nie produziert. | Die Prozessoren mit geraden Nummern (68000, 68020, 68040, 68060) waren für größere Änderungen an der Architektur vorgesehen. Die ungeraden Nummern (68010, 68030, 68050, 68070) waren dagegen für Architekturoptimierungen. Die 68050 und 68070 Prozessoren waren zwar geplant, wurden aber nie produziert. | ||
Zum Beispiel: der Motorola 68010 (und auch der eigenartige 68012) waren ein 68000 mit Optimierungen für Schleifenoperationen und die Möglichkeit nach einem Seitenfehler (pagefault) eine Instruktion zu pausieren. Dies ermöglichte den Einsatz von virtuellem Speicher (virtual memory) unter dem Einsatz einer Speicherverwaltungseinheit (MMU). Ansonsten gab es keine weiteren Änderungen an der Architektur. Ähnlich war es auch bei dem 68030. Dieser war im Prinzip nur eine Die-Shrink Version des 68020, bei der die MMU und ein zusätzlicher Datencache (256 Byte) in die CPU integriert wurden. Den 68030 gab es mit einer Geschwindigkeit von bis zu 50 MHz. | Zum Beispiel: der Motorola 68010 (und auch der eigenartige 68012) waren ein 68000 mit Optimierungen für Schleifenoperationen und die Möglichkeit nach einem Seitenfehler (pagefault) eine Instruktion zu pausieren. Dies ermöglichte den Einsatz von virtuellem Speicher (virtual memory) unter dem Einsatz einer Speicherverwaltungseinheit (MMU). Ansonsten gab es keine weiteren Änderungen an der Architektur. Ähnlich war es auch bei dem 68030. Dieser war im Prinzip nur eine Die-Shrink Version des 68020, bei der die MMU und ein zusätzlicher Datencache (256 Byte) in die CPU integriert wurden. Den 68030 gab es mit einer Geschwindigkeit von bis zu 50 MHz. | ||
+ | [{{ : | ||
- | Die Änderungen vom 68000/68010 zum 68020/68030 waren dagegen sehr umfangreich. | + | Die Änderungen vom 68000/68010 zum 68020/68030 waren dagegen sehr umfangreich.\\ |
- | Varianten:\\ | + | |
- | 68060 – vollständige CPU mit FPU und MMU | + | |
- | 68LC060 – deaktivierte FPU, MMU vorhanden | + | |
- | 68EC060 – FPU und MMU deaktiviert | + | |
- | ====== Technische Merkmale ====== | ||
+ | ===== Varianten ===== | ||
+ | ^68060|vollständige CPU mit FPU und MMU| | ||
+ | ^68**LC**060|deaktivierte FPU, MMU vorhanden| | ||
+ | ^68**EC**060|FPU und MMU deaktiviert| | ||
+ | \\ | ||
- | Arbeitsfrequenzen 50 MHz, 60 MHz, 66 MHz, 75 MHz | + | ===== Technische Merkmale ===== |
- | Betriebsspannung | + | |
- | Vcore 3,3 V | + | * :!: [[de: |
- | I/O 5 V | + | |
- | Arbeitstemperatur | + | \\ |
- | Herstellungsprozess | + | ^Arbeitsfrequenzen: |
- | Bauweise | + | ^ 68EC/ |
- | Datenbus | + | ^Betriebsspannung|Vcore 3,3 V\\ I/O 5 V| |
- | Adressbus | + | ^Arbeitstemperatur|-40 °C bis 70 °C (85 °C bei aktuelleren Masken)| |
- | Instructionset | + | ^Herstellungsprozess |
- | Cache | + | ^Bauweise|PGA 206 (kompatibel zum 68040), TBGA 304 31*31*1.7P1.27| |
+ | ^Datenbus|32 Bit| | ||
+ | ^Adressbus|32 Bit| | ||
+ | ^Instructionset|CISC (intern ähnlich der RISC-Arbeitsweise durch Zerlegung von Macro-Ops in Micro-Ops) | ||
+ | ^Cache|8kB DCache (4-fach assoziativ)\\ 8kB ICache (4-fach assoziativ)\\ 96 Byte FIFO Instruction Buffer\\ 256 Entry Branch Cache\\ 64 Entry ATC MMU Buffer (4-fach assoziativ)| | ||
+ | ^Register|8 für Adressoperationen\\ 8 für Datenoperationen| | ||
+ | ^Transistoren|~2.500.000| | ||
+ | ^Performance|~88 Mips @ 66 MHz\\ ~110 Mips @ 75 MHz\\ ~36 MFlops @ 66 MHz\\| | ||
+ | \\ | ||
- | 8kB DCache | + | ===== Trivia ===== |
- | 8kB ICache | + | * LC und EC Varianten sind defekte CPUs bei denen die FPU- oder MMU-Logik zuviele Fehler aufweisen und deshalb deaktiviert wurden |
- | 96 Byte FIFO Instruction Buffer | + | * die Viper 1260 (eine Amiga 1200 Turbokarte) nutzte einen 68060 mit 50 MHz übertaktet auf 56 MHz |
- | 256 Entry Branch Cache | + | * die Apollo 1260 (eine Amiga 1200 Turbokarte) lässt sich mit einem 68060 Rev.6 bis 80 MHz takten |
- | 64 Entry ATC MMU Buffer | + | * die CT60 (eine ATARI Falcon Erweiterungskarte) erreicht mit Prozessoren der Rev.6 Taktraten von 90 MHz bis über 100 MHz |
- | Register | ||
- | 8 für Adressoperationen | + | ===== andere Quellen ===== |
- | 8 für Datenoperationen | + | |
- | + | ||
- | Transistoren ~2.500.000 | + | |
- | Performance | + | |
- | + | ||
- | ~88 Mips @ 66 MHz | + | |
- | ~110 Mips @ 75 MHz | + | |
- | ~36 MFlops @ 66 MHz | + | |
- | + | ||
- | * [[de: | + | |
- | + | ||
- | Trivia | + | |
- | + | ||
- | es sollen auf 100/133 MHz übertaktete Varianten existieren (teilweise in Verbindung mit Wasserkühlung) | + | |
- | LC und EC Varianten sind defekte CPUs bei denen die FPU- oder MMU-Logik zuviele Fehler aufweisen und deshalb deaktiviert wurden | + | |
- | die Viper 1260 (eine Amiga 1200 Turbokarte) nutzte einen 68060 mit 50 MHz übertaktet auf 56 MHz | + | |
- | die Apollo 1260 (eine Amiga 1200 Turbokarte) lässt sich mit einem 68060 Rev.6 bis 80 MHz takten | + | |
- | die CT60 (eine ATARI Falcon Erweiterungskarte) erreicht mit Prozessoren der Rev.6 Taktraten von 90 MHz bis über 100 MHz | + | |
- | + | ||
- | + | ||
- | ====== andere Quellen | + | |
+ | <awbox translate> | ||
http:// | http:// | ||
Zeile 138: | Zeile 127: | ||
---- | ---- | ||
+ | ===== im Amiga ===== | ||
+ | nicht serienmäßig | ||
- | ^Commodore-Ersatzteil-Nr.^Alternativ-Typ (lt. Commodore)^ | ||
- | |x|-| | ||
- | |||
- | |||
- | ^Vorkommen^Anzahl^Position^ | ||
- | |A|1|U,| | ||
- | |||
- | |||
- | |||
- | ====== Pinbelegung / Pinout ====== | ||
- | * siehe Datenblatt | + | ===== Pinbelegung |
+ | * siehe Datenblatt | ||
+ | \\ | ||
- | {{ : | + | {{ : |
====== Downloads / Links ====== | ====== Downloads / Links ====== | ||
- | z.T. mit vielen Bildern | + | |
- | | + | * http://de.wikipedia.org/wiki/ |
- | * http://www.cpucollection.ca/Motorola68060.htm | + | * ... |
- | * http://www.cpu-world.com/ | + | |
+ | z.T. mit vielen Bildern: | ||
+ | * http:// | ||
+ | * http:// | ||
+ | * Dokumentationen | ||
+ | * PDF? | ||
+ | {{tag> |